Teško je zamisliti u arhitekturi superkompjutera da sve stane ukoliko jedan CPU otkaže. Ali šta je sa današnjim multicore CPU-om?
Današnji Ryzen ima 8 jezgara, sa tendencijom da ih ima 16 u veoma bliskoj budućnosti. Da li je dostupna informacija od strane bar AMD-a šta se dešava ako i samo jedno jezgro otkaže ili u procesu proizvodnje postoji neki defekt (koji nije hardverski kritičan)?
Da li se podrazumeva da je tada ceo CPU neispravan ili postoji mehanizam da se signalizira OS-u da nešto sa tim jezgrom nije u redu i da se on ubuduće zaobidje. Odnosno, da li možda postoji čak i hardverska implementacija koja može da spreči da se to jezgro uopšte koristi?
Teško je zamisliti da takva mogućnost postoji unutar samog multicore CPU-a, ali ako se i dalje nastavi tendencija rasta broja jezgara, takodje je teško zamisliti da će postojati savršeno ispravan CPU.
Današnji Ryzen ima 8 jezgara, sa tendencijom da ih ima 16 u veoma bliskoj budućnosti. Da li je dostupna informacija od strane bar AMD-a šta se dešava ako i samo jedno jezgro otkaže ili u procesu proizvodnje postoji neki defekt (koji nije hardverski kritičan)?
Da li se podrazumeva da je tada ceo CPU neispravan ili postoji mehanizam da se signalizira OS-u da nešto sa tim jezgrom nije u redu i da se on ubuduće zaobidje. Odnosno, da li možda postoji čak i hardverska implementacija koja može da spreči da se to jezgro uopšte koristi?
Teško je zamisliti da takva mogućnost postoji unutar samog multicore CPU-a, ali ako se i dalje nastavi tendencija rasta broja jezgara, takodje je teško zamisliti da će postojati savršeno ispravan CPU.
Poslednja izmena: